WikiSort.ru - Не сортированное

ПОИСК ПО САЙТУ | о проекте

Сериализатор/Десериализатор (SerDes) - пара функциональных блоков, обычно используемых в высокоскоростной связи, чтобы компенсировать ограничения входа/выхода. Эти блоки преобразуют данные между последовательным и параллельным интерфейсом в обоих направлениях. Термин "SerDes" относится к обобщённым интерфейсам, используемым в различных технологиях и приложениях. Основное использование SerDes-обеспечить передачу данных по одиночной линии или по дифференциальной паре для уменьшения количества контактов ввода/вывода и межсоединений.

Общая функция

Показывает принцип SerDes

Основное функционирование SerDes осуществляется двумя функциональными блоками: блок параллельно-последовательного преобразователя (PISO, Parallel In Serial Out) и блок последовательно-параллельного преобразователя (SIPO, Serial In Parallel Out). Есть 4 различных архитектуры SerDes: (1) SerDes с параллельным тактированием, (2) SerDes с внутренним тактированием, (3) 8b/10b SerDes, (4) SerDes с чередованием битов.

Блок параллельно-последовательного преобразователя PISO обычно имеет параллельный тактовый вход, набор входных линий данных, и вход фиксации данных. Он может использовать внутреннюю или внешнюю фазовую автоподстройку частоты (ФАПЧ) для умножения входящего параллельного тактового сигнала до частоты тактового сигнала последовательного выхода. Простейшая форма PISO имеет только сдвиговый регистр , который принимает параллельные данные с параллельным тактированием, и выдвигает его с более высокой последовательной тактовой частотой. Реализации могут также использовать двойная буферизация регистра, чтобы избежать метастабильности при передаче данных между частями с разной тактовой частотой.

SIPO, блок последовательно-параллельного преобразователя, обычно имеют выход входящей тактовой частоты, набор выходных линий данных и выходные защелки данных. Приёмный тактовый сигнал могут быть восстановлены из данных по методу восстановления тактового сигнала. Однако SerDes, которые не передают тактовые сигналы, используют образцовые такты для синхронизации ФАПЧ с необходимой частой TX, во избежание низкочастотных гармоник , присутствующих в потоке данных. Блок SIPO понижает входящую тактовую частоту для параллельного выхода. Реализации, как правило, имеют два регистра, подключенных как двойной буфер. Один регистр используется для тактирования последовательного потока, а другой используется для хранения данных более медленной, параллельной стороны.

Некоторые типы SerDes включают блок кодирования/декодирования. Цель такого кодирования/декодирования, как правило, разместить, по крайней мере, статистические оценки скорости передачи сигнала для облегчения восстановление тактового сигнала в приемнике, чтобы обеспечить синхронизацию фреймов и для обеспечения баланса постоянного тока.

SerDes с параллельным тактированием

SerDes с параллельным тактированием обычно используются для сериализации параллельной входной шины вместе с адресными и управляющими сигналами. Сериализованный поток посылается вместе с тактовым сигналом. Джиттер тактового сигнала порядка 5-10 ps среднеквадратично.

SerDes со встроенным тактированием

SerDes с внутренним тактированием сериализует данные и тактирование в единый поток. Сначала передаётся один цикл тактового сигнала, а затем битовый поток данных; это создает периодический нарастающий фронт в начале битового потока данных. Поскольку такты внедрены и могут быть извлечены из битового потока, допуск по джиттеру сериализатора (передатчика) 80-120 ps среднеквадратично, в то время как эталонные часы неравенство в десериализатор может быть +/-50000 промилле (т. е. 5%).

8В/10В SerDes

SerDes типа 8b/10b перед сериализацией данных транслирует каждый байт данных в 10-битовый код. Десериализатор использует опорную частоту, чтобы контролировать восстановленные такты из битового потока. Поскольку тактовая информация обобщается в поток битов данных, а не явно встраивается в него, среднеквадратичное значение джиттера сериализатора (передатчик) находится в пределах 5-10 ps, а диспаритет опорной частоты в десериализаторе порядка +/-100 ppm.

Стандартная схема кодирования, используемая в SerDes, это кодирование 8b/10b. Это поддерживает баланс постоянного напряжения, обеспечивает кадрирование, и гарантирует частые переходы. Гарантированные переходы позволяют приемнику извлекать встроенные такты. Управляющие коды позволяют кадрирование, как правило, на начало пакета. Типичный интерфейс параллельной стороны SerDes 8b/10b имеют одну линию тактирования, одну линию управления и 8 линий данных.

Такой сериализатор вместе с энкодером 8b/10b и блок десериализатора-плюс-декодера определены в спецификации Gigabit Ethernet.

Еще одной стандартной схемой кодирования, используемой с SerDes, является 64b/66b кодирование. Эта схема обеспечивает статистически баланс постоянного тока и переходы с помощью скремблера. Кадрирование доставляется через детерминированные переходы в добавленных обрамляющих битах.

Такие блоки сериализатор-плюс-64b/66b энкодер и десериализатор-плюс-дешифратор определяются в спецификации 10-Гигабитного Ethernet. В передающей части содержит энкодер 64b/66b, шифратор и коробка передач, которая преобразует 66б сигнала в 16-битный интерфейс. Другой сериализатор затем преобразует этот 16-битный интерфейс в последовательный сигнал.


SerDes с чередованием битов

SerDes с чередованием битов мультиплексирует несколько медленных последовательных потоков данных в более быстрые последовательные потоки, и приемник демультиплексирует быстрее битовые потоки обратно в медленные потоки.

Стандартизация SerDes

оптических межсетевого форума (МОФ) опубликовал общего электрического ввода/вывода (ЦЕИ) Совместимость соглашений (МСФО), которые были определены 5 поколений электрического интерфейса SerDes, на 3.125, 6, 10, 28 и 56 Гбит/с. МОФС анонсировала новые проекты на 112 Гб/с. ФОИ также опубликовал три предыдущих поколений электрические интерфейсы. Эти ОУ были приняты или адаптированы или повлияли на высокой скорости электрические интерфейсы, определенные в IEEE 802.3, InfiniBand, Serial RapidIO, Fibre Channel и множество других органов.

См. также

  • Сдвиговый регистр используется для создания SerDes
  • Физическое Кодирование Подслоя
  • 8В/10В список общих протоколов, которые используют 8В/10В, закодированных SerDes
  • Багетной Интерфейс SerDes
  • Multi-гигабита приемопередатчика

Примечания

    Ссылки

    Данная страница на сайте WikiSort.ru содержит текст со страницы сайта "Википедия".

    Если Вы хотите её отредактировать, то можете сделать это на странице редактирования в Википедии.

    Если сделанные Вами правки не будут кем-нибудь удалены, то через несколько дней они появятся на сайте WikiSort.ru .




    Текст в блоке "Читать" взят с сайта "Википедия" и доступен по лицензии Creative Commons Attribution-ShareAlike; в отдельных случаях могут действовать дополнительные условия.

    Другой контент может иметь иную лицензию. Перед использованием материалов сайта WikiSort.ru внимательно изучите правила лицензирования конкретных элементов наполнения сайта.

    2019-2024
    WikiSort.ru - проект по пересортировке и дополнению контента Википедии